高阻态 什么是高阻态

小圈 2024-03-12 392次阅读

本文目录

  1. 高阻状态是什么电平
  2. ttl三态门电路如何判断高阻态
  3. 什么是高阻态
  4. 请问什么叫高阻态
  5. 高阻态到底是什么意思
  6. 高阻是什么意思

高阻状态是什么电平

高阻状态是三态门电路的一种状态。

逻辑门的输出除有高、低电平两种状态外,还有第三种状态——高阻状态的门电路。

高阻态相当于隔断状态。三态门都有一个EN控制使能端,来控制门电路的通断。

处在高阻态的三态门是与总线隔离开的,这样总线可以同时被其他电路占用。

EN=0时,Y为高阻状态。

ttl三态门电路如何判断高阻态

同时使用弱上拉电阻与下拉电阻,拉到高低态中点电位,再用万用表或示波器来测量,如被拉到高态或低态电位,表示不是处于高阻态。否则就是处于高阻态。

高阻态这是一个数字电路里常见的术语,电路的一种输出状态,既不是高电平也不是低电平,如果高阻态再输入下一级电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平,随它后面接的东西定。

扩展资料:

万用表的直流电流档是多量程的直流电压表。表头并联闭路式分压电阻即可扩大其电压量程。万用表的直流电压档是多量程的直流电压表。表头串联分压电阻即可扩大其电压量程。分压电阻不同,相应的量程也不同。万用表的表头为磁电系测量机构,它只能通过直流,利用二极管将交流变为直流,从而实现交流电的测量

什么是高阻态

高阻态是一个数字电路里常见的术语,指的是电路的一种输出状态,既不是高电平也不是低电平,如果高阻态再输入下一级电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平,随它后面接的东西定。

高阻态的实质:

电路分析时高阻态可做开路理解。你可以把它看作输出(输入)电阻非常大。他的极限可以认为悬空。也就是说理论上高阻态不是悬空,它是对地或对电源电阻极大的状态。而实际应用上与引脚的悬空几乎是一样的。

高阻态的意义:

当门电路的输出上拉管导通而下拉管截止时,输出为高电平;反之就是低电平;如上拉管和下拉管都截止时,输出端就相当于浮空(没有电流流动),其电平随外部电平高低而定,即该门电路放弃对输出端电路的控制。

高阻简言之就是输入输出电阻都相当大,相当于隔离状态。处在高阻态的三态门是与总线隔离开的,这样总线可以同时被其他电路占用。

高阻:从逻辑器件内部电路结构来说,就是其输出电阻很大,该状态即不是高电平,也不是低电平。当三态门处于高阻态时,无论该门的输入如何变化,都不会对其输出有贡献。

请问什么叫高阻态

高阻态(英语:Highimpedance),是一个数字电路里常见的术语,表示电路中的某个节点具有相对电路中其他点相对更高的阻抗,常用字母Z表示。

电路分析时高阻态可做开路理解。你可以把它看作输出(输入)电阻非常大。它的极限状态可以认为悬空(开路)。也就是说理论上高阻态不是悬空,它是对地或对电源电阻极大的状态。而实际应用上与引脚的悬空几乎是一样的。

当门电路的输出上拉管导通而下拉管截止时,输出为高电平;反之就是低电平;如上拉管和下拉管都截止时,输出端就相当于浮空(没有电流流动),其电平随外部电平高低而定,即该门电路放弃对输出端电路的控制。

高阻态到底是什么意思

有高阻态,应该也有其它两态噢,一个低电平,一个高电平,一般有高阻态的端口都用在总线上,因为总线要分时复用,也就是一会儿要用它,一会儿不用它,但是它又不能干扰其它的使用总线,所有高阻态就出现啦,用来隔开相当于断开但又不是真的断开。

高阻是什么意思

高阻简言之就是输入输出电阻都相当大,相当于隔离状态。处在高阻态的三态门是与总线隔离开的,这样总线可以同时被其他电路占用。

高阻:从逻辑器件内部电路结构来说,就是其输出电阻很大,该状态即不是高电平,也不是低电平。当三态门处于高阻态时,无论该门的输入如何变化,都不会对其输出有贡献。



发表评论:

◎欢迎参与讨论,请在这里发表您的看法、交流您的观点。